Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Tytuł pozycji:

Niskomocowy specjalizowany układ scalony do detekcji tachykardii z przeznaczeniem do wszczepialnych defibrylatorów

Tytuł:
Niskomocowy specjalizowany układ scalony do detekcji tachykardii z przeznaczeniem do wszczepialnych defibrylatorów
Autorzy:
Jaworski, Z.
Data publikacji:
2008
Słowa kluczowe:
specjalizowany układ scalony
kardiowerter defibrylator
moc w układach scalonych CMOS
ASIS
cardioverter defibrillator
low power IC
Język:
polski
Dostawca treści:
BazTech
Artykuł
  Przejdź do źródła  Link otwiera się w nowym oknie
Wszczepialny kardiowerter-defibrylator jest urządzeniem elektronicznym ratującym życie u chorych, u których występują groźne dla życia zaburzenia rytmu serca. Algorytmy detekcji zaburzeń rytmu stosowane w istniejących defibrylatorach często prowadzą do niepotrzebnych interwencji, które zawsze są bolesne dla pacjenta, a każda z nich skraca czas życia baterii. Prace prowadzone w Instytucie Mikroelektroniki i Optoelektroniki Politechniki Warszawskiej, wraz z partnerami z Francji, Niemiec i Polski, doprowadziły do opracowania nowego algorytmu diagnozowania tachykardii, który cechuje się bardzo dużą zdolnością do rozróżniania stanów wymagających interwencji od nieszkodliwych zaburzeń rytmu serca. Algorytm został zaimplementowany jako specjalizowany układ scalony w technologii AMS C35B3, o wymiarze charakterystycznym 0,35 μm i napięciu zasilania 3,3 V. Średni pobór mocy wynosi mniej niż 10 μW.
An implantable cardioverter defibrillator (ICD) is a lifesaving device for patients with life threatening cardiac arrhythmia. Existing ICDs use diagnostic algorithms that often result in unnecessary painful shock therapies applied to the patients heart. This leads to shorter battery life and lowers quality of patients life. The paper presents low-power ASIC implementation of a novel diagnostic algorithm that practically eliminates unnecessary shocks, for application in ICD. The chip has been designed in AMS C35B3 process, of 0.35 μm crittcal dimensions and 3.3 V supply. The ASIC average power consumption is less than 10 μW.

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies