Tytuł pozycji:
Rekonfigurowalny kwantyzator wektorowy do kodowania obrazów w czasie rzeczywistym
Artykul opisuje implementacje kwantyzacji wektorowej typu PVQ (ang. Pyramid Vectorr Quantization) w układach FPGA. Algorytm kodowania symboli kwantyzatora został zmodyfikowany, aby ułatwić realizację sprzętową. Zaproponowano odpowiednią architekturę sprzętową i oszacowano zasoby sprzętowe konieczne do jej realizacji. Proponowana architektura charakteryzuje się dużą mocą obliczeniową. Szacowane zasoby sprzętowe służą do określenia odpowiedniej wiekości układu reprogramowalnego do rzeczywistej realizacji. Do przykładowej realizacji posłużyła rodzina Virtex firmy Xilinx. Zaproponowano również rekonfigurowany system kompresji obrazu, w którym rekonfiguracja kwantyzatora jest wykonywana dla kontroli wielkości strumienia danych i alokacji bitów w strukturze informacji wizyjnej.
This paper concerns implementation of Pyramid Vector Quatization (PVQ) in FPGA. The PVQ encoding algorithm is modifield for easier hardware solution. The quantizator architecture is proposed and its hardware resources are evaluated. High data throughput characterises presented architecture. Based on evaluated hardware resources PVQ parameters are inherited for targeting several FPGA chips. The Xilinx's Virtex FPGA family is used for real implementation. The reconfigurable system is proposed where hardware reconfiguration is used for quantizer control in video compression.