Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "low-power CMOS circuits" wg kryterium: Wszystkie pola


Wyświetlanie 1-21 z 21
Tytuł:
Weryfikacja czasów obliczeń heurystycznych algorytmów redukcji poboru mocy układów cyfrowych CMOS
Computational time verification of heuristic algorithms forlIow power design of CMOSs circuits
Autorzy:
Szcześniak, W.
Data publikacji:
2008
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
redukcja poboru mocy
cyfrowe układy CMOS
heurystyczne algorytmy redukcji poboru mocy
low power design
digital CMOS circuits
heuristic low power design algorithms
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Projekt scalonego nadajnika standardu LVDS o niskim poborze mocy 11,6 mW i 1,8 Gb/s szybkości transmisji danych
Autorzy:
Kłeczek, R.
Data publikacji:
2010
Słowa kluczowe:
niskonapięciowa transmisja różnicowa LVDS
transmisja danych
układy wejścia/wyjścia
układ scalony
technologia CMOS
system transmisyjny
przepustowość danych
low-voltage differential signaling LVDS
fast data communications circuits
high speed integrated circuits (IC)
input/output (I/0) drivers
low power design
Pokaż więcej
Dostawca treści:
BazTech
Artykuł
    Wyświetlanie 1-21 z 21

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies