Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Verilog language" wg kryterium: Wszystkie pola


Wyświetlanie 1-16 z 16
Tytuł:
Wybór sposobów opisu w języku Verilog układów kombinacyjnych przy syntezie automatów skończonych
Choice of combinational circuit specifications in the Verilog language at synthesis of finite state machines
Autorzy:
Salauyou, V.
Zabrocki, Ł.
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
układy kombinacyjne
automaty skończone
Verilog
combinational circuits
finite state machines
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Komparatory hierarchiczne - metody opisu, wyniki syntezy
Hierarchical comparators - description methods, synthesis results
Autorzy:
Salauyou, V.
Gruszewski, M.
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator binarny
język Verilog
komparator o strukturze hierarchicznej
funkcja lpm_compare
struktury CPLD/FPGA
binary comparator
Verilog language
hierarchical comparator
lpm_compare function
CPLD/FPGA structures
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja w strukturach CPLD/FPGA komparatorów hierarchicznych z wykorzystaniem równoległo-szeregowej metody syntezy
Autorzy:
Salauyou, V.
Gruszewski, M.
Data publikacji:
2014
Słowa kluczowe:
komparator binarny
język Verilog
komparator o strukturze hierarchicznej
równoległo-szeregowa metoda syntezy
funkcja lpm_compare
struktury CPLD/FPGA
binary comparator
Verilog language
hierarchical comparator
parallel-serial synthesis method
lpm_compare function
CPLD/FPGA
structures
Pokaż więcej
Dostawca treści:
BazTech
Artykuł
Tytuł:
Implementacja w strukturach CPLD/FPGA komparatorów hierarchicznych z wykorzystaniem równoległo-szeregowej metody syntezy
Implementation of hierarchical comparators with the use of the parallel-serial synthesis method in CPLD/FPGA structures
Autorzy:
Salauyou, V.
Gruszewski, M.
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator binarny
język Verilog
komparator o strukturze hierarchicznej
równoległo-szeregowa metoda syntezy
funkcja lpm_compare
struktury CPLD/FPGA
binary comparator
Verilog language
hierarchical comparator
parallel-serial synthesis method
lpm_compare function
CPLD/FPGA
structures
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Double-gate MOSFET Model Implemented in Verilog-AMS Language for the Transient Simulation and the Configuration of Ultra Low-power Analog Circuits
Autorzy:
Smaani, Billel
Meraihi, Yacin
Nafa, Fares
Benlatreche, Mohamed Salah
Akroum, Hamza
Latreche, Saida
Data publikacji:
2021
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
double-gate MOSFET
compact model
ultra low power analog circuits
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Metodyka ASMD-FSMD projektowania układów cyfrowych na FPGA z wykorzystaniem języka Verilog
ASMD-FSMD for designing digital devices on FPGA, based on the Verilog hardware description language
Autorzy:
Salauyou, Valery
Data publikacji:
2021
Wydawca:
Politechnika Białostocka. Oficyna Wydawnicza Politechniki Białostockiej
Tematy:
układ wykonawczy
układ sterujący
automat skończony
diagram blokowy automatu
programowalne układy logiczne
język Verilog
digital device
finite state machines with datapath
algorithm state machine with datapath
field programmable gate array
design technique
development time
reliability
area
performance
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Verilog – ams model of comb-drive sensing element of integrated capacitive microaccelerometer for behavioral level of computer aid design
Autorzy:
Holovatyy, A.
Teslyuk, V.
Lobur, M.
Data publikacji:
2014
Słowa kluczowe:
micro-electro-mechanical systems
MEMS
micromachining technologies
micromechanical comb-drive sensing element
integrated capacitive microaccelerometer
acceleration
SMASH
Verilog-AMS hardware description language
computer-aided design
Pokaż więcej
Dostawca treści:
BazTech
Artykuł
Tytuł:
Verilog – ams model of comb-drive sensing element of integrated capacitive microaccelerometer for behavioral level of computer aid design
Autorzy:
Holovatyy, A.
Teslyuk, V.
Lobur, M.
Data publikacji:
2014
Wydawca:
Polska Akademia Nauk. Oddział w Lublinie PAN
Tematy:
micro-electro-mechanical systems
MEMS
micromachining technologies
micromechanical comb-drive sensing element
integrated capacitive microaccelerometer
acceleration
SMASH
Verilog-AMS hardware description language
computer-aided design
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-16 z 16

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies