Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "logic circuit" wg kryterium: Wszystkie pola


Wyświetlanie 1-86 z 86
Tytuł:
Optymalizacja skończonych automatów Moorea w układach CPLD
Optimization of logic circuit of Moore FSM on CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat stanów
CPLD
wbudowany blok pamięci
algorytmiczna sieć działań
FSM
embedded memory blocks
flow-chart of algorithm
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of logic circuit of Moore FSM on CPLD
Optymalizacja skończonych automatów Moorea w układach CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
schemat blokowy algorytmu
PAL macrocells
embedded memory blocks
flow-chart of algorithm
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Transformacja rozmytej interpretowanej sieci Petriego na schemat układu logicznego
Transformation of the fuzzy interpreted Petri net into a logic circuit
Autorzy:
Gniewek, L.
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
logika rozmyta
modelowanie
sieci Petriego
sterowniki logiczne
synteza logiczna
fuzzy logic
modelling
Petri nets
logic controllers
logical synthesis
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja układu logicznego mikroprogramowanego automatu Moorea przy użyciu nano-PLA
Optimization of a logic circuit of the microprogrammed Moore machine with use of nano-PLA
Autorzy:
Titarenko, L.
Hebda, O.
Barkalov, A.
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany automat Moore'a
nano-PLA
stany pseudoekwiwalentne
układ logiczny
microprogrammable Moore automaton
pseudoequivalent states
logic circuit
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Redukcja układu logicznego mikroprogramowanego automatu Moorea przy kodowaniu zbiorów wyjściowych zmiennych
Reduction of a microprogrammable Moore automaton logic circuit with encoding the sets of output variables
Autorzy:
Titarenko, L.
Hebda, O.
Barkalov, A.
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany automat Moore'a
nano-PLA
stany pseudoekwiwalentne
układ logiczny
microprogrammable Moore automaton
pseudoequivalent states
logic circuit
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synteza automatu Moore’a z wbudowanym blokiem pamięci w strukturach programowalnych
EMB-based synthesis of Moore FSM
Autorzy:
Kołopieńczyk, M.
Barkalov, A.
Titarenko, L.
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
Moore FSM
RAM
wbudowane bloki pamięci
projektowanie
układy logiczne
Mealy FSM
FPGA
Embedded Memory Block
design
logic circuit
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zużycia makrokomórek PAL w realizacjach układowych automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zasobów sprzętowych w układach CPLD przy użyciu automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of Moore finite-state-machine matrix circuit
Optymalizacja macierzowego układu skończonego automatu stanu typu Moorea
Autorzy:
Barkalov, A.
Titarenko, L.
Hebda, O.
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat typu Moore'a
sieć działań
stany pseudorównoważne
układ logiczny
Moore FSM
graph-scheme of algorithm
pseudoequivalent states
customized matrices
logic circuit
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Matrix implementation of Moore FSM with expansion of coding space
Macierzowa implementacja automatu Moorea z rozszerzeniem przestrzeni kodowania
Autorzy:
Barkalov, A. A.
Titarenko, L.
Hebda, O.
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat typu Moore'a
sieć działań
stany pseudorównoważne
układ logiczny
Moore FSM
graph-scheme of algorithm
pseudoequivalent states
customized matrices
logic circuit
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Digital Works jako narzędzie wspomagające kształcenie inżynierów informatyki w zakresie symulacji cyfrowych układów logicznych
Digital Works as a Tool Supporting the Education of Computer Engineers in the Field of Digital Logic Circuit Simulation
Autorzy:
GAUDA KONRAD
Data publikacji:
2019
Tematy:
architektura komputerów
proces kształcenia
informatyka
Digital Works
computer architecture
education process
computer science
Digital Works application
Pokaż więcej
Dostawca treści:
CEJSH
Artykuł
Tytuł:
Digital Works jako narzędzie wspomagające kształcenie inżynierów informatyki w zakresie symulacji cyfrowych układów logicznych
Digital Works as a Tool Supporting the Education of Computer Engineers in the Field of Digital Logic Circuit Simulation
Autorzy:
GAUDA, KONRAD
Data publikacji:
2019
Wydawca:
Uniwersytet Rzeszowski
Tematy:
architektura komputerów
proces kształcenia
informatyka
Digital Works
computer architecture
education process
computer science
Digital Works application
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reduction in the number of PAL macrocells in the ciruit of a Moore FSM
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Data publikacji:
2007
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
Moore finite-state machine
complex programmable logic devices
design
logic circuit
pseudoequivalent states
automat Moore'a
złożone programowalne układy logiczne
układ logiczny
stan pseudorównoważny
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Realization of logic integrated circuits in VeSTIC process - design, fabrication, and characterization
Autorzy:
Domański, Krzysztof
Głuszko, Grzegorz
Sierakowski, Andrzej
Tomaszewski, Daniel
Szmigiel, Dariusz
Data publikacji:
2018
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
VeSTIC
VeSFET
logic cell
logic integrated circuit
ring oscillator
parasitic element
oscillation frequency
compact modeling
komórka logiczna
logiczny układ scalony
generator pierścieniowy
częstotliwość oscylacji
kompaktowe modelowanie
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Badanie heurystyczne podejścia do minimalizacjji niezupełnych wielowartościowych funkcji logicznych w klasie wielomianów Reeda-Mullera
Autorzy:
Hołowinski, G.
Data publikacji:
2000
Słowa kluczowe:
algorytm heurystyczny
wielomiany Reeda-Mullera
wielowartościowe funkcje logiczne
heuristic approach
Reed-Muller domain
combinational circuit design
logic function optimization
multivalued logic function
quasi-optimal Reed-Muller
polynomials
quick heuristic search
function minimization
standard PC
Pokaż więcej
Dostawca treści:
BazTech
Artykuł
Tytuł:
The generation of learning data points for circuit performance modelling by means of fyzzy system
Autorzy:
Horbowski, R.
Białko, M.
Data publikacji:
1998
Słowa kluczowe:
modelowanie rozmyte i neurorozmyte
logika rozmyta
modelowanie układów elektronicznych
inżynieria wiedzy
systemy ekspertowe
fuzzy and neurofuzzy modelling
fuzzy logic
electronic circuit modelling
knowledge engineering
expert systems
Pokaż więcej
Dostawca treści:
BazTech
Artykuł
Tytuł:
Implementacja algorytmu syntezy układów odwracalnych w strukturach FPGA
FPGA implementation of a reversible circuit synthesis algorithm
Autorzy:
Gracki, K.
Skorupski, A.
Pawłowski, M.
Kerntopf, P.
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
odwracalne układy logiczne
język VHDL
układy FPGA
reversible logic circuits
VHDL language
FPGA circuits
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
All-optical ultrafast switching in a silicon microring resonator and its application to design multiplexer/demultiplexer, adder/subtractor and comparator circuit
Autorzy:
Rakshit, J. K.
Roy, J. N.
Data publikacji:
2016
Wydawca:
Politechnika Wrocławska. Oficyna Wydawnicza Politechniki Wrocławskiej
Tematy:
microring resonator
all-optical signal processing
optical logic gate
demultiplexer
optical multiplexing
adder subtractor
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja cyfrowego systemu rozmytego w układzie FPGA
Implementation of digital fuzzy system in FPGA circuit
Autorzy:
Popławski, M.
Białko, M.
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
zbiór rozmyty
logika rozmyta
rozmywanie
wnioskowanie rozmyte
system rozmyty
architektura cyfrowego systemu rozmytego
fuzzy set
fuzzy logic
fuzzification
fuzzy system
digital architecture of fuzzy system
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Sekwencyjne metody kodowania stanów automatów skończonych
Sequential methods for encoding finite state machines
Autorzy:
Salauyou, Valery
Data publikacji:
2024
Wydawca:
Politechnika Białostocka. Oficyna Wydawnicza Politechniki Białostockiej
Tematy:
automat skończony
metoda sekwencyjna
kodowanie stanów
obszar
wydajność
układ FPGA
układ CPLD
układ ASIC
finite state machine (FSM)
state encoding
sequential method
area
performance
field programmable gate array (FPGA)
complex programmable logic device (CPLD)
application-specific integrated circuit (ASIC)
Pokaż więcej
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-86 z 86

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies